荔园在线

荔园之美,在春之萌芽,在夏之绽放,在秋之收获,在冬之沉淀

[回到开始] [上一篇][下一篇]


发信人: XP (RM), 信区: Hardware
标  题: CPU] intel 全新处理器Core i7
发信站: 荔园晨风BBS站 (Sun Oct 26 14:46:50 2008), 站内

http://bbs.szuonline.com.cn/thread-172-1-1.html


intel 全新处理器Core i7

“Core i7 的研发代号是 Nehalem,这个代号原本属于 Netburst 架构的 10GHz 版本,不
过随着 Right Hand Turn 的出现,Netburst 的后续发展已经被冻结掉,当初的4.XGHz
Tejas 虽然已经 taped out 但是也难逃取消的噩运,但是 Nehalem 这个代号却依然存活到
现在。”
英特尔 Core i7 处理器驾到

感谢以下厂商和个人为本次测试提供平台:
主板:
    华硕:P6T Deluxe OC Palm
内存:
    金士顿:3X1GB DDR3-1333
    书剑科技:2X1GB G.Skill DDR3-1333
    VictorWang:2X 1GB ProjectX DDR3-1600
Phenom X4 BE:AMD中国

2008 年对于处理器技术的爱好者来说是相当激动人心的,特别是 Larrabee 架构公布更是
给许多玩家带来了惊喜,不过相比之下在桌面、服务器处理器这边,英特尔的 Nehalem 更
显实在,因为它即将在 11 月 17 日正式推出,是玩家们真正可以很快就能体验到的产品。

Core i7 是英特尔自从 Pentium Pro 后第一枚彻底抛弃前端总线的处理器,拥有集成的内
存控制器,内存延迟和有效带宽性能显著提升,特别是对一些带宽先决的浮点密集型应用来
说无疑会是获益匪浅的。

与 Core i7 一起推出的芯片组是 X58,由于 Core i7 集成了内存控制器,因此 X58 和以
往的英特尔平台芯片组相比,基本上就只是一个 PCIE 通道器,它的名字也不再是 MCH 而
是 IOH。

PCINLIFE 现在获得了来自 ASUS 的 X58 主板 P6T Deluxe OC Palm Edition 以及英特尔的
 Core i7,可以有机会亲自看看这个新平台组合能擦出怎样的火花,现在就先让我们了解一
下这个平台的技术部分吧。
UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘胜峰
超级版主



个人信息 发短消息 加为好友 当前离线  2# 大 中 小 发表于 2008-10-25 14:14  只看该
作者
                                                           Core i7 的设计目标与
架构概况

      Core i7 的研发代号是 Nehalem,这个代号原本属于 Netburst 架构的 10GHz 版本
,不过随着 RightHand Turn 的出现,Netburst 的后续发展已经被冻结掉,当初的4.XGHz
Tejas 虽然已经 taped out但是也难逃取消的噩运,但是 Nehalem 这个代号却依然存活到
现在,这说明在 Intel 在决意停掉 Netburst 回到 P6架构的时候 Nehalem 很可能还只是
一些概念上的东西,并没有开始真正的设计。



在英特尔的 tick-tock 开发路线图上,Nehalem 被定义为新微架构,地位与 Conroe(
Merom)相当。
按照 2008 秋季 IDF的幻灯片,Nehalem 的设计目标不仅仅是像 Conroe 那样主要是满足笔
记本的需求,而且还着力强调了工作站/服务器应用的性能需求,内核的模块化、同步多线
程、满足各个市场区间的需求成为这个产品的亮点。
现有的 Core 2 处理器或者说 Conroe、Penryn微架构被认为是笔记本先决的产品原因之一
就是在节电方面下了很多功夫,在工作站、服务器方面虽然相比 Netburst架构有不少的性
能提升,但是从系统体系架构而言,是落后于 AMD K8 家族的,AMD 也一直借此叫嚣所谓的
领先对手多少多少年。
Core i7 引入了 QPI 以及整合内存控制器,显著提升内存带宽以及多处理器的 cache 和内
存一致性性能,这对服务器、工作站应用来说是非常吸引的。
第一款 Core i7 处理器拥有 4 个内核(每个内核能同时跑两个线程)、支持 DDR3-800 和
 DDR3-1066的三通道内存控制器、8MB 三级高速缓存,CPU 频率包括 2.67GHz、2.93GHz、
3.2 GHz 三个档位,基频为133MHz,2.67GHz 就是 20x133MHz,不过请注意的是,这里的基
频不是 FSB 的频率,Nehalem 和 K8一样没有传统意义上的 FSB。
UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘胜峰
超级版主



个人信息 发短消息 加为好友 当前离线  3# 大 中 小 发表于 2008-10-25 14:15  只看该
作者
                                                           Core i7 体系架构——
加强的内核




上图为等比例的 die 对比图,包括了 Intel 65nm 以来的主要双核处理器以及现在最新的
Nehalem 处理器,当初这个Nehalem 的 die 图出现的时候给大家的第一印象是其中 CPU 内
核的尺寸怎么看起来大了不少(不仅仅是整个 die)。
这个问题困扰了大家一段时间,直到今年 IDF 的时候英特尔公布 Nehalem 的更清晰的
die 图时大家才恍然大悟:原来Nehalem 的 L2 cache 已经如同过往 L1 cache 一样成为了
内核的一部分,die 图中下面的一大块基本上都是共享的 L3cache,这使得 Nehalem 的内
核看上去比 Conroe/Penryn 大了不少。



事实上英特尔并不仅仅是把 L2 cache 的位置作了调整,这个 L2 cache 的时延和带宽相对
于 Conroe/Penryn来说都是有不少的进步,在一定程度上你可以把 Nehalem 的 L2 cache
看作是在 Conroe/Penryn CPU 内核与共享的cache之间增加了一层更快的独享高速缓存。



而相比之下,AMD K10 的 cache 设计则只是在原来的基础上增加了一个速度较慢的第三级
缓存,两个厂商的 cache 设计取向的确很有意思。
我们会在后面的测试中进一步研究 Nehalem 的 cache/内存子系统。
低时延 L2 cache 的整合是 Nehalem CPU 内核显著增大的原因,除此以外,Nehalem 的内
核在 front-end、执行单元都有一定的加强。
首先是 Conroe 架构引入的宏融合,现在也可以 64-bit 模式下实现,并且引入了JL/JNGE
、JGE/JNL、JLE/JNG、JG/JNLE 等新的 CMP+Jcc 宏融合组合方式,在遇到这类操作的时候
,Nehalem都会把它们按照一条指令来解码、执行、retire(引退),从而提高分支指令的
执行性能。
Conroe 架构的另一个较少人留意到的超小型指令缓存单元 LSD(Loop StreamDetector,循
环指令流侦测器)是用来判断流水线上经过的 x86 指令是否存在循环,当发现不超过 18
条的循环时,LSD就会将它们存储起来,节省掉从 L1 指令 cache 中拾取的步骤。
现在 Nehalem 对 LSD 作了进一步的优化,将其放置于解码器的后面,此时 LSD 存放的不
再是 x86 指令,而是 28个解码后的微代码,这对于节省掉复杂指令的解码时间特别有帮助
,可以看作是 Netburst 时代 trace cache启发下的产物,当然成本上和 trace cache 相
比是要低得多了。
Nehalem 引入了 Hyper Threading 技术,即 Intel 版的 SMT。Nehalem的每个处理器内核
能同时跑两个线程,以充分利用内核中闲置的单元,特别是对本身就是多线程的程序来说是
能达到一定的性能提升,例如在 3D MarkVantage 的 CPU Test 以及其他高度线程化的程序
来说来说效果比较明显。
尽管 Conroe/Penryn 的分支预测已经被公认是最强的,但是 Nehalem 在这方面作了进一步
的改进,例如它的 L2分支预测器能提升大尺度代码应用(例如数据库)的预测精确度、改
进的 RSB(Renamed Return Stack Buffer,重命名返回堆栈缓存)能够在大多数情况下剔
除掉 x86 RET(Function returns,功能返回)指令分支预测失误。
在执行单元部分,Nehalem 和 Conroe/Penryn 并没有多大的区别,同样是每个周期最多执
行 6 条微操作(3 条内存操作以及三条算术操作)。
例如浮点方面,一样是每个周期最多可以执行两条双精度浮点指令,不过在
Conroe/Penryn 以及更早的 Pentium 4 时代由于FSB 导致的的带宽约束问题到了
Nehalem 时代已经由于集成内存控制器而大为缓解,因此在某些程序中 Nehalem 的浮点性
能看上去要比Conroe/Penryn 快了一倍。
由于硬件双线程的引入,Nehalem 的乱序执行(OoOE)窗口资源相对于 Conroe 来说增加了
33%,I-ROB 里存放的微操作数量从 Conroe 的 96 增加到了 128,与之相关的保留站、
MOB 资源也都随之作了增强:

单元
 Conroe/Penryn Nehalem
保留站
 32 36
MOB Load
 32 48
MOB Store
 20 32


除了在系统架构级别上集成了内存控制器外,Nehalem 在微架构级别的内存子系统上也作了
不少的增强,例如上面提到的 MOB 增强以及我们下面要提到的 TLB、字节非对齐访问、同
步原语等。
TLB(Translation LookasideBuffer,页表缓存)是用来存放虚拟内存地址映射到物理地址
的分页表条目,如果程序请求的虚拟地址存放在 TLB里,就能很快地获得相应的物理地址结
果,否则就只能用访问速度只有 TLB 几分之一的分页表,AMD K10 的 B2 版本因为 TLB的
问题后来推出了一个修正的软件 patch,虽然可以确保结果正确,但是程序级的性能损失达
到 20%,到了 B3 才算是真正解决了这个问题,可见TLB 对性能的影响。
Nehalem 增加了 TLB 的条目数,并且新引入了一个真正意义上的第二级 TLB——可以容纳
512 条目的一体化 TLB:

  条目数
L1 指令 TLB

small page(4K)
 128
large page(2M/4M)
 7 per thread
L1 数据 TLB

small page(4K)
 64
large page(2M/4M)
 32
新增的 L2 一体化 TLB

small page only
 512


在边界非对齐访问方面,Nehalem 的内存子系统对这类操作进行了完全的优化,按照英特尔
的说法,为 Nehalem编写程序完全不需要考虑边界对其的问题,即使涉及到的边界跨越了
64 个字节也能保持相当高速的存取,而在此之前的 Penryn 也就是做到跨越16 个字节,这
对 x86 ISA 来说是不错的助力。
原语或者说原子操作是指若干机器指令组成的实现某种功能的一段不可分割的程序,必须连
续执行,在执行的过程中不允许被中断,同步原语的作用就是实现"锁"和用于栅栏以及许多
需要计数或提供不同索引的用户层操作。



在 Penryn/Wolfdale 时代,英特尔就提升了诸如 CLI、STI 等原语操作的性能,而到了
Nehalem,Lock prefix 和 XCHG 等操作也被进一步提升,这对于多线程软件来说是有一定
助益的。
Hyperthreading 技术是英特尔在 Northwood Pentium 4 引入的超线程技术,虽然技术上不
如 IBM Power5 的超线程,但是当时的确成为了 Pentium 4 重要卖点。
不过当时的 Pentium 4 依然采用 FSB 总线架构,内存带宽较少,而且 cache 容量以及执
行单元数量也无法和 Nehalem 相提并论,因此能从 Hyperthreading 获得的性能提升比较
低。
而 Nehalem 集成了 3 通道的 DDR3 控制器,能轻松地达到 20GB/s 甚至 30GB/s 的实测内
存带宽,可以为 Hyperthreading 的利用提供比较充分的内存带宽保证。



对于 SMT 造成的资源分配压力,英特尔提供了上面的表格。大家可以看到,在 Nehalem 中
需要双份复制(因为每个内核同时跑两个线程)的资源主要是:寄存器状态、重命名返回堆
栈缓存器以及大页面的指令 ITLB。
而需要被切分的资源主要是 load/store 缓存器、ROB、小页面 ITLB。
竞争性动态共享的资源主要是保留站、cache、数据 TLB、L2 TLB。
主板厂商大都提供了 Nehalem 的 HyperThreading 开关,对于大部分的应用程序来说,打
开 HTT 并不会造成性能下降,而对于大量线程的程序来说却是可以获益良多,因此我们建
议大家保持默认的 HTT 打开状态。
UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘胜峰
超级版主



个人信息 发短消息 加为好友 当前离线  4# 大 中 小 发表于 2008-10-25 14:17  只看该
作者
                                                           Core i7 体系架构——
SSE 4.2




Nehalem 引入了 SSE4.2 扩展指令,是第一款具备完整 SSE4 指令能力的处理器。





和以往的 SSE 扩展很大程度上是直接对多媒体应用性能达到提升作用不同的是,SSE 4.2
比较强调对 XML 文本的字符串操作、存储校验的处理。

                                                           Core i7 920 2.67GHz
实物



Core i7 920 ES正面 Core i7 920 ES底面

Core 2 QX6700 ES正面 Core 2 QX6700 ES底面


由于集成了 3 通道内存控制器,Nehalem Core i7 的触点达到了 1366 只(LGA1366),与
之相比 Core 2采用的则是从 Northwood 时代就引入的有 775 触点的 LGA775 封装,它们
的基片封装尺寸分别为 42.5mmx42.5mm 和37.5mmx37.5mm。
上面的图片是按照同样比例做尺寸调整出来的,你可以大致感觉一下增大的幅度。



上图为 Core i7 920 在 CPU-Z 1.48 中的截图,大家可以看到此时处理器的电压ID为
1.28v,QPI Link 的频率为 2.4GHz(因为 QPI 时钟为传输速率的1/2)。
由于还是工程样板,我们的 CPU 部分信息未能识别,显示为 Genuine Intel(R) CPU 000。


CPU-Z 提供的 Core i7 cache 信息

从 CPU-Z 提供的信息可以看到,Core i7 的 L1 指令 cache 和 数据 cache 在相联度方面
并不一样,前者是 4-way,后者是 8-way,而在此前的 Core 2,L1-D 和 L1-I 都是
8-way。
指令 cache 相联度的降低对于时延有一定的帮助,但是命中率会有些微的下降。
问题是当打开 Hyperthreading 的情况下,L1-I 的命中率理论上会有更大的压力,因为两
个 thread 执行的可能是完全不同的代码,当然英特尔可能有自己的考量。
我们使用 Everest 4.60 的 system stability test 进行了简单的温度测试:


开机后闲置状态


运行测试 11 分钟后的温度状态

测试的时候我们关闭了 BIOS 内的各种节电功能,例如 EIST、C1E,此时 Core i7 的
Turbo mode 动态超频会也会因为关闭了上述选项而自动禁止掉。

测试的时候是使用 TT 大台风,由于 TT 尚未提供 LGA 1366 的夹具,因此我们只是平压着
 CPU,风扇转速为恒定的 1300 rpm。

从测试看在默认规格下,闲置的温度约为 44~52 摄氏度(取决于各内核运作状态),而在
较高符合下,温度会达到 69~71 摄氏度。





                                                           Inte X58 芯片组平台简



Nehalem架构是模块化的,根据针对的市场不同,有不同定制的版本,以我们关心的桌面市
场为例,市场区间被大致上分为 extremeperformance、mainstream、value 和 basic,
Core i7 9xx 所基于的 Boomfield 架构属于extreme performance 或者说最高端市场区间
的产品,特征是 LGA1366 插座、三内存通道、4核/8线程以及使用 QPI总线与下行芯片组作
连接。



Core i7 9xx 搭配的第一款芯片组是 X58 IOH,你可以把他看作是没有内存控制器的北桥,
而南桥则是目前 X48 上的 ICH10R。



X58 IOH 和 Core i7 之间透过 QPI 进行连接,传输速率为 QPI 总线频率的两倍,以Core
i7 920 为例,QPI 频率是 2.4GHz,传输速率就是 4.8 GT/s,X58 与 Core i7 的 QPI 通
道是20-bit,其中只有 16-bit 用于数据传输,因此单向的带宽就是 9.6GB/s,QPI 是双向
独立的总线,因此合计起来就是 19.2GB/s。



X58 IOH 可以提供总共 36 条 PCI Express 2.0 Lanes,能实现 4+16+16 或者
4+8+8+8+8 的 PCI Express 连接方式,理论上主板最多可以提供 4 条 8 Lane 的 PCIE
16x 插槽。

UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘胜峰
超级版主



个人信息 发短消息 加为好友 当前离线  5# 大 中 小 发表于 2008-10-25 14:18  只看该
作者
                                                           华硕 P6T Deluxe OC
Palm Edition


P6T Deluxe OC Palm Edition 是华硕 P6T 家族中的最豪华版本,采用 X58 IOH+ ICH10R
的芯片组组合,支持 Core i7 XE 965、Core i7 940、Core i7 920 等 Nehalem架构桌面版
处理器,华硕的工程师为其倾注了大量的心血,引入诸如 OC Palm、TurboV 实时频率调整
超频以及16+2 供电子系统等强大特性。



规格表:

中央处理器
 LGA1366 socket,支持英特尔? Core i7 至尊版/ Core i7 处理器

芯片组
 英特尔 X58/ICH10R

系统总线
 高达6.4 GT/s,英特尔Quick Path Interconnect

内存
 6 x UDIMM内存插槽,容量高达12GB,支持DDR3 1066/1333/1600(O.C.)
non-ECC、un-buffered内存
三通道内存架构

扩充插槽
 3 x PCI Express 2.0 x16插槽,支持ATI CrossFireX?/NVIDIA SLI技术,以x16+x16+x1
link 或者 x16+x8+x8 link运行
1 x PCI Express x4插槽
2 x PCI插槽

ATI 交火
NVIDIA SLI
 支持ATI CrossFireX?技术,高达四路CrossFireX
支持NVIDIA SLI?技术,高达四路SLI

存储功能
 ICH10R南桥
- 6 x SATA 3Gb/s接口
- 英特尔? 矩阵存储技术,支持RAID 0、1、5、10
Marvell 88SE6111
- 1 x UltraDMA 133/100/66接口,支持2个PATA设备
- 1 x External SATA 3Gb/s接口(SATA随身行)
Marvell 88SE6320
- 2 x SAS接口,支持RAID 0、1

网络功能
 双千兆网卡
Marvell 88E8056 千兆网络控制器,支持AI NET2功能

音频功能
 ADI? AD2000B 8声道高清晰音频编码解码器
- 支持Jack-Detection、Multi-Streaming和前面板Jack-Retasking功能
- 同轴/光纤S/PDIF数字音频输出接口,位于背板I/O
- 华硕噪音过滤功能

IEEE 1394
 VIA VT6308P控制器,支持2 x IEEE 1394a接口(1个位于主板上,1个位于背板)

USB
 多达14个USB2.0/1.1接口(6个位于主板上,8个位于背板)

独家特色
 华硕独家功能:
- 华硕TurboV
- 华硕OC Palm
- 华硕真16+2相供电设计
- Express Gate SSD
华硕省电方案:
- 华硕EPU-6引擎
- 华硕AI Nap
华硕静音散热方案:
- 华硕无风扇设计:Wind-Flow热导管系统
- 华硕无风扇设计:Stack Cool 2
- 华硕Fan Xpert
华硕EZ DIY:
- 华硕Q-Shield挡板
- 华硕Q-Connector
- 华硕O.C. Profile
- 华硕EZ Flash 2
- 华硕CrashFree BIOS 3

超频功能
 华硕TurboV
Precision Tweaker 2:
- vCore:以0.00625V幅度微调CPU电压
- vDIMM:49阶段调节内存电压
- vChipset(北桥):31阶段调节北桥芯片电压
- vCPUPLL:64阶段调节CPUPLL电压
- vNB-PCIe:65阶段调节CPUPLL电压
SFS(无段频率调节)
- 内部基本频率可从100MHz调节至500MHz以1MHz幅度微调
- PCI Express频率可从100MHz调节至180MHz以1MHz幅度微调
超频防护功能:
- 华硕C.P.R.(CPU参数恢复)

背板 I/O 接口
 1 x PS/2键盘鼠标组合接口

1 x S/PDIF数字音频输出接口(同轴+光纤)
1 x 外部SATA接口
1 x IEEE1394a接口
2 x RJ45 LAN插孔
8 x USB 2.0/1.1接口
8声道音频插孔

内建 I/O 接口
 3 x USB接口,支持6个额外的USB接口
1 x 软驱接口
1 x IDE接口
1 x TPM接口
6 x SATA接口(红色)
2 x SAS接口(橙色)
1 x CPU风扇接口
3 x 机箱风扇接口
1 x 电源风扇接口
1 x IEEE1394a接口
前面板音频接口
1 x S/PDIF数字音频输出接口
机箱开启检测接口
CD音源输入接口
24-pin ATX电源接口
8-pin ATX 12V电源接口
电源开关
重置开关
系统面板接口(Q-Connector)

BIOS
 16Mb AMI BIOS,PnP,DMI2.0,WfM2.0,SM BIOS 2.4

管理能力
 WOL by PME,WOR by PME,WOR by Ring,Chasis Intrusion,PXE

附件
 1 x UltraDMA 133/100/66数据线
6 x Serial ATA数据线
2 x SAS 数据线
1 x 2-port USB and 1-port 1394(4-pin)模块
1 x Q-Shield挡板
1 x 用户手册
1 x 华硕选购风扇
1 x 三合一Q-connector(仅零售版本)

产品规格
 ATX规格,12"x 9.6"(30.5厘米 x 24.4厘米)


UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘胜峰
超级版主



个人信息 发短消息 加为好友 当前离线  6# 大 中 小 发表于 2008-10-25 14:19  只看该
作者
                                                           华硕 P6T Deluxe OC
Palm Edition——16+2供电

      P6T Deluxe 的 PCB 采用标准的 ATX 规格,不过就没有采用 Intel 的 CRB(
Customer Reference Board)布局,原因在于华硕的工程师认为 CRB 设计不够理想。



在 Intel 的 CRB 中,采用 6 层 PCB,内存插槽与内存控制器(Core i7)的布局并不对称






P6T Deluxe 主板号称采用了 8 层 PCB,CPU 插座位置和内存插槽呈对称分布,引入了真
16+2 路供电子系统,主板上提供 4 条 PCIE 插槽和两条 PCI 插槽以及非常丰富的连接接
口。


"绿色":向 CPU 中的内存和 QPI 控制器供电
"蓝色":传统的 vCore 供电

P6T Deluxe 为 Core i7 提供了 16+2 的供电子系统,其中的两路是专门为内存控制器和
QPI 而定制的,另外的 16路则是为相对传统的 Vcore 提供电力,按照华硕的介绍,这样的
设计能方便实现较低的耗电和温度。P6T Deluxe的供电电路还采用了寿命为富士通 ME 系列
 2.5 倍以上的富士通 RE 系列电容,能更好地保证重负荷或者超频状态下的稳定性和可靠
性。







在散热设计方面 P6T Deluxe 采用了 Wind-Flow 的设计,X58 IOH 上的散热片鳍片形状顺
应 CPU风力导向,而且可以自己安装一个 4 厘米左右的风扇,随主板还提供了一个可以挂
扣于供电散热片上的小风扇。在主板底部方面,P6T Deluxe沿用了 Stack Cool 2 设计,以
特制的大面积敷铜 PCB 来辅助关键电路散热。



内存插槽旁有一个 OV_CPU 的跳线,这个跳线可以启动 BIOS 内的高级 CPU、DRAM 总线、
QPI DRAM 控制器 超电压设置。
按照 Intel 的建议,DRAM 总线的电压应该低于 1.65v,否则可能会伤害 CPU,据说这主要
是因为电压差的缘故,如果电压差能控制在合理的水平进行超电压还是会比较安全的,我们
还在等待华硕的进一步研究结果。
UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘胜峰
超级版主



个人信息 发短消息 加为好友 当前离线  7# 大 中 小 发表于 2008-10-25 14:19  只看该
作者
                                                           华硕 P6T Deluxe OC
Palm Edition——SAS界面




在存储界面上,P6T Deluxe 提供了 ICH10R+Marvell 88SE6111+Marvell 88SE6320的方案,
华硕从 ICH10R 拉出了 6 个 SATA 3.0Gb/s 接口,而 Marvell 88SE6111 则提供了一个
PATA和一个 eSATA,Marvell 88SE6320 则是一个 SAS 控制芯片。
SAS(Serial Attached SCSI) 是由 SCSI 演变而来的存储控制接口,糅合和 SATA 电缆接
口与 SCSI的传输协议,和 SATA 不同的是,SAS 主要是针对工作站、服务器等对数据可靠
性、传输性能比较苛刻的场合,一般来说,在同样的 MTBF下,SAS 硬盘较 SATA 硬盘的性
能更高,不过在容量上会低一些。
P6T Deluxe 引入 SAS 主要是为了满足高性能、高数据可靠性用户的需求。由于 SAS 的接
口外观和 SATA 一样,为了区分,P6T Deluxe 采用了上图中的橙色接口作为 SAS 接口,在
主板的附件中也提提供了两条 SAS 信号线/电缆。
UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘胜峰
超级版主



个人信息 发短消息 加为好友 当前离线  8# 大 中 小 发表于 2008-10-25 14:20  只看该
作者
                                                           华硕 P6T Deluxe OC
Palm Edition——扩展槽




P6T Deluxe 提供了四条 PCIe 插槽,其中三条为 x16 的设计,实际分配的 Lane 数可以是
 x16+x16+x1 的方式或者 x16+x8+x8,取决于你准备上的显卡或者网卡搭配方式(Lane 数
搭配形式可以在 BIOS 内设置)。



透过 NVIDIA 最新的 180 系列驱动,我们在 P6T Deluxe 上搭配两片 1GB 9600GT 实现了
SLI,上图就是我们的 3DMARK Vantage 测试结果。
UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘胜峰
超级版主



个人信息 发短消息 加为好友 当前离线  9# 大 中 小 发表于 2008-10-25 14:20  只看该
作者
                                                           华硕 P6T Deluxe OC
Palm Edition——OC Palm




P6T Deluxe OC Palm Edition 中的 OC Palm 就是上图中这个有点类似便携式多媒体视频播
放器或者游戏机的东东了。





要使用它,首先要安装随光盘提供的 OC Palm 驱动和配套的 TurboV 软件,如果要上网冲
浪,还需要安装 Yahoo! Widegts,透过随主板提供的 USB 电缆连接实现交互操作。
UID25 帖子75 精华24 积分99902530 阅读权限150 在线时间6 小时 注册时间2008-10-23
最后登录2008-10-25 查看详细资料

禁止用户
 引用 使用道具 报告 评分 回复 TOP


刘建锋
版主



个人信息 发短消息 加为好友 当前在线  10# 大 中 小 发表于 2008-10-26 01:34  只看
该作者
华硕 P6T Deluxe OC Palm Edition——TurboV

TurboV 主界面:



TurboV 是华硕工程师专门为 Core i7 定制的超频工具,可以在 Windows 下无须重新启动
就能实现对频率、电压的实时设置并马上应用,如果是 Core i7 XE 版甚至还能实现即时的
倍频调整启用。在电压设置上,TurboV 的段位细分到 0.02v,微调程度基本上和直接在
BIOS 内操作没有什么不同。

--

※ 来源:·荔园晨风BBS站 bbs.szu.edu.cn·[FROM: 116.30.151.127]


[回到开始] [上一篇][下一篇]

荔园在线首页 友情链接:深圳大学 深大招生 荔园晨风BBS S-Term软件 网络书店